Vai al contenuto principale

Università degli Studi di Parma, il mondo che ti aspetta

ARCHITETTURA DEI SISTEMI DIGITALI ( cod. 1004650)

Insegnamento di INGEGNERIA ELETTRONICA (Corsi di Laurea Magistrale)

Facoltà di Corsi di Laurea Magistrale (D.M. 270/04)

 

TIPOLOGIA DELL'INSEGNAMENTO: ATTIVITÀ FORMATIVE CARATTERIZZANTI LA CLASSE

 
Lingua Insegnamento: 
Italiano

FREQUENZA FACOLTATIVA

Obiettivi

Obiettivo del corso è quello di fornire agli studenti le conoscenze di base delle architetture dei sistemi integrati di elaborazione e fornire gli strumenti per l'analisi e la progettazione di circuiti e sistemi elettronici ad elevata affidabilità.

Contenuti dell'insegnamento

• Architetture di base - Sottosistemi di elaborazione: reti aritmetiche. - Sommatori interi; problemi legati alla propagazione del segnale di riporto. - Moltiplicatori seriali e paralleli; circuiti basati sulla transcodifica di Booth; divisori. - Aritmetica in virgola mobile (standard IEEE-754) e organizzazione dei relativi sottosistemi di elaborazione. - Sottosistemi di ingresso/uscita • Il test dei sistemi elettronici - Introduzione al concetto di testing - Affidabilità e test Affidabilità concetti di base Concetto di guasto e di difetto, effetto sul circuito, rilevamento del guasto • modelli di guasto - guasti per difetti di fabbricazione - guasti per difetti a livello logico (stuck-at, bridging, short or open) • principali meccanismi di guasto e loro effetto sul circuito • diagnosi del guasto - Iddq test e affini - Design for testability (DFT) Scan-path design Boundary-scan testing Built-in Self Test - Esempi di test di strutture complesse Test delle memorie Test di FPGA e microprocessori • Affidabilità dei sistemi - Diagrammi a blocchi per le analisi e la previsione della affidabilità sistemi serie, parallelo, a ridondanza maggioritaria, sistemi con riserva calda/fredda - Previsione e miglioramento della affidabilità Manuali di previsione della affidabilità • FMEA/FMECA • Fault tree analysis • collaudo di accettazione

Bibliografia Consigliata

verranno indicati durante il corso
Anno accademico: 
2012
Anno di corso: 
1
Semestre: 
2
Numero CFU: 
9
SSD: 
ELETTRONICA (ING-INF/01)
Ambito: 
Ingegneria elettronica
Ore di attivita frontale: 
63
Ore studio individuale: 
135